基于亚阈值电流阵列的低成本物理不可克隆电路设计
物理不可克隆函数(PUF)能够提取出集成电路在加工过程中的工艺误差并将其转化为安全认证的密钥.由于常用于资源及功耗都受限的场合,实用化的PUF电路需要极高的硬件利用效率及较强的抗攻击性能.该文提出一种基于亚阈值电流阵列放电方案的低成本PUF电路设计方案.亚阈值电流阵列的电流具有极高的非线性特点,通过引入栅控开关和交叉耦合的结构,能够显著提升PUF电路的唯一性和稳定性.此外,通过引入亚阈值电流的设计可以极大地提高PUF的安全性,降低传统攻击手段的建模攻击.为了提升芯片的资源利用率,通过详细紧凑的版图设计和优化,该文提出的PUF单元面积仅为377.4μm2,使得其特别适合物联网等低功耗低成本应用场景.仿真结果表明,该文所提亚阈值电路放电阵列PUF具有良好的唯一性和稳定性,无需校准电路的标准温度电压下唯一性为48.85%;在温度范围–20~80°C,电压变动范围为0.9~1.3V情况下,其可靠性达到了99.47%.
物理不可克隆函数、亚阈值电流阵列、硬件安全
45
TN402;TP331(微电子学、集成电路(IC))
国家自然科学基金;国家自然科学基金;江苏省自然科学基金;中央高校基本科研业务费专项
2023-02-10(万方平台首次上网日期,不代表论文的发表时间)
共7页
42-48