FPGA片上时钟发生器快速自校准方案
该文提出了一种新颖的基于频率-电压转换技术的锁相环(PLL)快速自校准方案,可用于FPGA片上时钟产生单元内使用多段调谐环形压控振荡器(VCO)的锁相环.文章详细讨论了校准电路及用作时钟发生器的锁相环关键模块的设计,并进行了整体仿真验证.仿真结果说明,系统能够在发生工艺偏差或者参考频率变化时进行快速自校准.该文设计的校准电路及时钟发生器以较低VCO增益获得较宽的频率调谐范围,并具有较快的锁定时间,适于在FPGA器件的片上时钟产生单元中应用.
FPGA、时钟发生器、压控振荡器、频率-电压转换、自校准
31
TN75;TN402(基本电子电路)
2009-07-10(万方平台首次上网日期,不代表论文的发表时间)
共4页
1521-1524