10.3969/j.issn.1673-5692.2016.02.013
用于电荷域流水线ADC的子级电路版图布局方式
对电荷域流水线ADC子级电路结构和原理进行了分析,并设计了一种基于普通CMOS工艺、适用于高速高精度电荷域流水线ADC的子级电路版图布局方式.基于0.18μm 1P6M 1.8 VCMOS工艺,采用所设计的子级电路版图布局方式和高精度金属-金属电容匹配技术,完成了典型电荷域子级电路的版图设计,并成功运用于一种14位250MSPS电荷域流水线ADC中.测试结果表明该ADC电路在240MSPS采样条件下对于20.1 MHz的输入信号得到的SNR为70.5 dBFS,功耗为230 mW,面积为2.6×4 mm2,版图设计较好地实现了ADC电路性能.
流水线模数转换器、电荷域、版图设计、子级电路、电容匹配
11
TM133(电工基础理论)
国家自然科学基金61474092
2016-07-26(万方平台首次上网日期,不代表论文的发表时间)
共5页
187-190,198