10.3969/j.issn.1001-0548.2018.05.001
基于FFT的DBPSK多路并行接收机设计
提出一种基于FFT的高效多路并行下变频算法,具有实现难度低,资源利用率高,解调性能与传统DBPSK接收机性能仅相差1 dB等优点.并提出了一种基于该算法的差分二进制相移键控(DBPSK)新型多路并行接收机设计,能够并行处理上千路调制在不同子载波的信号.解决同类问题的传统接收机设计需要为每一路子信道分配独立数字下变频(DDC)模块,增加硬件来提升处理载波数,消耗较多硬件资源.该方法应用于DBPSK多路并行接收机设计中,在较低硬件资源消耗下,获得了良好的接收性能.
DBPSK解调、并行下变频、离散时间傅里叶变换、快速傅里叶变换、多路并行接收机
47
TN92
2018-11-06(万方平台首次上网日期,不代表论文的发表时间)
共5页
641-645