10.3969/j.issn.1001-0548.2009.03.030
芯片动态门限静态功耗的优化技术
提出了一种双阈值电压的动态门限静态功耗优化算法.该算法通过直接统计电路门级节点的松弛裕度,利用静态时序分析其最大松弛裕度及邻节点松弛裕度特征,区分电路中的关键与非关键节点并分步调整其相应的阈值电压,从而有效地实现了对CMOS电路静态功耗的优化设计.基于ISCA85基准实验电路集,采用该技术和以往的算法进行了对比验证.结果表明,该算法在不降低静态功耗优化效率的同时,优化时间缩短了95%以上,适合于超大规模电路静态功耗优化.
双阈值、动态门限、静态功耗优化、静态时序分析
38
TN710.9(基本电子电路)
国家部委重点预研项目D1120060967,Y30306270105;教育部超高速电路与电磁兼容重点实验室专项项目YZCB2008001
2009-09-28(万方平台首次上网日期,不代表论文的发表时间)
共4页
443-446