10.3969/j.issn.1001-0548.2005.02.003
基于FPGA的超高速FFT硬件实现
介绍了频域抽取基二快速傅里叶运算的基本原理;讨论了基于FPGA达4 096点的大点数超高速FFT硬件系统设计与实现方法,当多组大点数进行FFT运算时,利用FPGA内部大容量存储资源,采用乒乓结构进行流型运算,提高FFT运算速度,同时保证结果的准确性;对实际硬件进行了FFT运算测试,测试结果证明了系统的可行性和正确性,并且利用该硬件系统成功完成了星载SAR实时成像处理.
基二、快速傅里叶变换、现场可编程门阵列、超高速、大点数
34
TN911.72
高等学校博士学科点专项科研项目20030614001
2005-06-02(万方平台首次上网日期,不代表论文的发表时间)
共4页
152-155