10.16157/j.issn.0258-7998.190275
高速可重构高资源利用率统一模单元设计与研究
总结归纳了有限域层模乘、模加减、模除运算在算法级和硬件结构级的特点及兼容性.通过对大量主流有限域算法的对比、算法优化、流水加速设计及结构兼容扩展,提出了一种提升模运算结构兼容的模乘优化算法:改进的radix-4交错模乘算法.该算法关键路径短、结构简单,在兼容设计方面有优势,并能实现全流水加速运算,运算效率高,达到高速可重构的设计目的.不同于传统的结构,本文在此模乘基础上直接适配plus-minus模除和模加减,有效解决了资源浪费的问题.该统一模单元在65 nm CMOS工艺下进行综合,面积为0.22 mm2,时钟频率为526 MHz.完成一次576 bit的模乘、模除运算分别用时0.55 μs和2.98 μs.
统一模单元、radix-4交错模乘、资源复用
45
TP309.7(计算技术、计算机技术)
2019-10-28(万方平台首次上网日期,不代表论文的发表时间)
共8页
58-65