10.16157/j.issn.0258-7998.182020
基于FPGA的图像自适应加权均值滤波设计
针对CMOS图像传感器采集图像过程中的噪声预处理问题,提出一种在FPGA中实现的可配置的自适应加权均值滤波模块设计方案.该模块通过检测滤波窗口内不同方向的方差来确定纹理方向,从而自动生成相应的加权系数,可以对宽度不超过4 094像素的图像进行流水线式的加权均值滤波处理,达到去噪保边的目的.最后经过实验验证,当图像宽度为2 048时,输入输出延时仅为42.04 μs,满足实时性要求,且滤波后的图像噪点明显减少,纹理边缘毛刺消失,能较好地改善图像质量.
FPGA、CMOS图像传感器、均值滤波、固定噪声、逻辑设计、图像处理
45
TN791(基本电子电路)
国家自然科学基金61727804
2019-04-19(万方平台首次上网日期,不代表论文的发表时间)
共5页
32-35,41