10.16157/j.issn.0258-7998.180885
基于多路并行DDS的快跳频信号发生器设计实现
针对新型干扰功率大、频带宽、样式多等特点,采用相干快跳频体制可提高无线通信系统抗干扰能力.为满足相干快跳体制中跳频信号载波相位严格连续的需求,基于多路并行的直接频率合成(DDS)技术,利用FPGA+ DAC的硬件平台,设计并实现了一种快跳频信号发生器,并通过实际测试,验证了其性能特性符合设计需求.
相干快跳频、相位连续、多路并行DDS、FPGA
44
TN914.4
2018-12-05(万方平台首次上网日期,不代表论文的发表时间)
共5页
94-98