10.16157/j.issn.0258-7998.180529
SpaceWire高速总线节点控制器的设计与实现
针对空间应用中有效载荷对数据高速传输的要求,根据SpaceWire(SpW)协议提出了一种SpaceWire节点控制器的设计方案.使用Verilog可编程语言进行逻辑设计,实现了节点控制器IP,以XC4VSX55 FPGA做原型验证,验证了系统整体设计的可行性.在专用集成芯片龙芯1E300中实现了该知识产权核(Intellectual Property,IP),搭建测试环境,验证了数据传输过程中的同步性和准确性,ASIC实际测试结果表明设计的节点控制器信号传输速率可达200 Mb/s,满足协议规定的功能.
SpaceWire、节点控制器、Codec、高速数据传输
44
TP336(计算技术、计算机技术)
2018-12-05(万方平台首次上网日期,不代表论文的发表时间)
共4页
1-4