10.16157/j.issn.0258-7998.172015
基于FPGA的可消除高频非线性的动态分频鉴相器
提出了一种可消除高频非线性的动态分频鉴相器的结构和实现方法,输入信号经波形变换后,利用FPGA进行分频,并通过8位拔码开关来设置1~255不同的分频系数,分频后通过数字鉴相器、低通滤波器和调理放大电路实现鉴相.这种设计不仅大大提高了鉴相范围和灵敏度,而且消除了高频非线性化现象.实验表明,该数字鉴相器输入频率范围200 kHz~100 MHz,鉴相范围-510 π~+510π,线性度优于±1.5%,同时具有根据不同应用需求进行动态分频的特点.
高速比较器、FPGA、分频、高线性度、鉴相电路
43
TN763.3(基本电子电路)
国家级大学生创新创业训练计划支持项目201711232011
2018-01-09(万方平台首次上网日期,不代表论文的发表时间)
共4页
55-58