10.16157/j.issn.0258-7998.2017.01.018
一种基于MDAC优化的低功耗流水线A/D转换器
设计了一种低功耗16位100 MS/s的流水线A/D转换器.通过采用级间电容缩减技术,并优化增益数模转换器(MDAC)的结构,降低采样电容的面积.流水线前两级采用高性能低功耗运算跨导放大器(OTA),通过动态偏置技术进一步降低功耗.芯片采用0.18 μm混合信号CMOS工艺,1.8 V单电源供电.经测试,流水线A/D转换器在5 MHz的输入频率下,信噪失真比(SNDR)为74.2 dB,无杂散动态范围(SFDR)为91.9 dB,整体功耗为210 mW.
功耗OTA、MDAC、动态偏置、流水线A/D转换器
43
TN47(微电子学、集成电路(IC))
2017-02-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
68-71