一种改进的高性能处理器网络子系统架构设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.16157/j.issn.0258-7998.2017.01.012

一种改进的高性能处理器网络子系统架构设计

引用
针对传统处理器网络子系统在高速网络环境下的性能瓶颈,特别是BD管理效率低、数据传输延迟大等问题,提出一种改进的网络子系统架构.该架构将BD管理功能从NIC上移至处理器,并扩展了BD信息,同时增加了cache的查找和读后无效操作.通过Simics模拟器对系统架构进行了仿真及评估.实验结果表明,较传统的架构和采用DCA技术的架构相比,改进后架构在取得了更高带宽利用率的同时,降低了CPU利用率,更好地保持了性能和资源的平衡.

NIC、网络子系统架构、BD管理、BD Engine

43

TN402(微电子学、集成电路(IC))

2017-02-17(万方平台首次上网日期,不代表论文的发表时间)

共4页

46-49

相关文献
评论
暂无封面信息
查看本期封面目录

电子技术应用

0258-7998

11-2305/TN

43

2017,43(1)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn