10.16157/j.issn.0258-7998.2016.02.005
基于FPGA的FLAC音频硬解码的设计与实现
针对高保真FLAC音频播放系统中软件解码效率低下、占用系统资源大的问题,提出一种基于FPGA的FLAC音频硬解码的设计方案.分析了FLAC音频基本编解码原理,并详细介绍了基于现场可编程门阵列(FPGA)器件的FLAC解码器各模块的设计思想和实现.利用Verilog语言在Quartus Ⅱ的开发环境中进行设计输入与仿真验证.实验测试结果表明,该FLAC解码器设计灵活、工作稳定可靠、解码效率高,可作为IP核应用于不同SoC的无损音频播放系统中.
FPGA、FLAC、硬解码、IP核
42
TP331.2(计算技术、计算机技术)
2016-05-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
21-24