基于双核Nios Ⅱ系统的数字预失真器设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.0258-7998.2012.06.006

基于双核Nios Ⅱ系统的数字预失真器设计

引用
设计了一种基于双核Nios Ⅱ系统的数字预失真器(DPD).在FPGA中构建多查找表结构,实现了基于记忆多项式模型的DPD;采用双核处理器完成并行RLS算法处理,保证了DPD模型参数提取过程的执行效率.实验结果证明,该系统能够对功放的非线性进行较好补偿.

FPGA数字预失真器(DPD)、功率放大器(PA)、片上可编程系统(SoPC)、双核Nios Ⅱ、并行递归最小二乘(RLS)算法

38

TN919.8

国家自然科学基金61101173;中央高校基本科研业务费专项资金资助ZYGX2010J020;粤港关键领域重点突破项目2009205133;四川省科技支撑计划2010GZ0149,2009GZ0149

2012-10-29(万方平台首次上网日期,不代表论文的发表时间)

共3页

10-12

相关文献
评论
暂无封面信息
查看本期封面目录

电子技术应用

0258-7998

11-2305/TN

38

2012,38(6)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn