10.3969/j.issn.0258-7998.2006.09.038
基于短时能量和短时过零率的VAD算法及其FPGA实现
介绍了一种基于短时能量和短时过零率的VAD算法,并对该算法进行了硬件实现.对其中主要的运算模块--滤波器和平方器模块,在硬件实现方法上进行了优化和改进,取得了较好效果使其在保证实时性要求的同时节省了资源,为进一步向低成本器件上移植或系统中作为IP模块应用提供了可能性.
语音激活检测、短时能量、短时过零率、现场可编程门阵列
32
TP3(计算技术、计算机技术)
2006-10-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
110-113