10.3969/j.issn.1000-0755.2011.05.015
基于FPGA的CAN总线控制器设计
使用Verilog HDL硬件描述语言完成了对CAN总线控制器的设计,能够实现符合CAN2.0A协议的所有功能.本总线控制器的外部接口采用Altera公司开发的Avalon总线接口,增强了控制器的应用灵活性.本设计使用Modelsim软件完成了功能仿真和时序仿真.
CAN总线、控制器、现场可编程门阵列
38
TP3;F71
2011-08-10(万方平台首次上网日期,不代表论文的发表时间)
共3页
35-36,34