10.3969/j.issn.1000-0755.2011.04.020
基于FPGA的FIR滤波器设计与仿真
FIR数字滤波器以其良好的线性相位特性被广泛使用,属于数字信号处理的基本模块之一.FPGA具有的灵活的可编程逻辑可以方便地实现高速数字信号处理.为了提高实时数字信号处理的速度,利用FPGA芯片内部的ROM实现一种查找表结构的FIR数字滤波器.并用MATLAB对实验结果进行仿真和分析,证明了设计的可行性.
有限冲击响应滤波器、硬件描述语言、查找表、现场可编程门阵列
38
TP3;TN7
2011-08-11(万方平台首次上网日期,不代表论文的发表时间)
共3页
49-51