10.16257/j.cnki.1681-1070.2022.1104
基于TIADC的高速、高带宽信号采集系统
对基于国产现场可编程门阵列(FPGA)和时间交织模数转换器(TIADC)的信号采集系统进行了研究,分析了 TIADC应用过程中的硬件设计问题,考虑了噪声、抖动、频谱泄露等因素对信号采集系统性能的影响,并基于最小二乘法完成了 TIADC通道失配误差的标定和校准.对设计的信号采集系统进行了动态性能测试,测试结果表明,设计的信号采集系统采样率达到10 GSa/s,实时采样带宽达到4 GHz.
TIADC、FPGA、并行采样、高速、高带宽
22
TN409(微电子学、集成电路(IC))
辽宁省科技厅联合开放基金2021KF2205
2022-12-22(万方平台首次上网日期,不代表论文的发表时间)
共6页
42-47