深亚微米SOI工艺SoC设计中天线效应的消除
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.16257/j.cnki.1681-1070.2020.0411

深亚微米SOI工艺SoC设计中天线效应的消除

引用
深亚微米SOI片上系统芯片(SoC)因其工艺特性,按照常规的布局布线(PNR)流程,出现了约一万个天线效应违规.介绍了一种在布局布线阶段不插入反偏二极管就可以消除大量天线效应违规的优化迭代流程.通过对天线效应的产生以及天线比率公式的分析,从线长和栅面积角度考虑天线效应的修复,结合自动布局布线设计工具SoC Encounter对这些因素的控制,可以在布局布线阶段消除天线效应的违规,并能与版图验证的结果保持一致.在一款通用抗辐照SoC芯片的设计中,应用该优化流程在布局布线阶段消除了设计中的天线效应违规,有效节约了芯片整体设计时间.

SOI工艺、天线效应、天线规则、布局布线

20

TN405.97(微电子学、集成电路(IC))

2020-05-25(万方平台首次上网日期,不代表论文的发表时间)

共5页

53-57

相关文献
评论
暂无封面信息
查看本期封面目录

电子与封装

1681-1070

32-1709/TN

20

2020,20(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn