一种基于FPGA的高效安全配置模式的设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

一种基于FPGA的高效安全配置模式的设计

引用
随着FPGA的应用场合不断扩展,对安全可靠下载比特流的研究也在不断深入和扩展.基于AES算法,采用SRAM和EFUSE两种存储器存储Encryption KEY,并配合两种解密电路,完成了基于FPGA的高效安全配置模式电路设计.该设计实现了将Encrypted比特流更高效、更安全、更灵活地下载到FPGA内的配置SRAM中.经过数字仿真波形分析,验证了设计方法的可行性和正确性.

AES算法、SRAM、EFUSE、FPGA、配置、加密

17

TN402(微电子学、集成电路(IC))

2017-05-19(万方平台首次上网日期,不代表论文的发表时间)

共4页

20-23

相关文献
评论
暂无封面信息
查看本期封面目录

电子与封装

1681-1070

32-1709/TN

17

2017,17(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn