10.3969/j.issn.1681-1070.2015.03.006
一种CORDIC算法优化及32位浮点反正切函数FPGA实现
通过对反正切函数实现算法的研究,在传统CORDIC算法的基础上,提出了一种以超前进位加法器为基本单元的迭代结构,双时钟输入,完成了反正切函数的ASIC电路设计。该算法采用TSMC 55 nm工艺,在Synopsys/syn10.12环境中综合实现。该算法的关键路径由原来的2.9 ns提升至1.3 ns,最高运算频率可以达到769 MHz,即优化后的CORDIC算法比优化前速率提高了2倍多。
CORDIC算法、分层次超前进位加法、反正切函数
TN402(微电子学、集成电路(IC))
2015-05-04(万方平台首次上网日期,不代表论文的发表时间)
共4页
22-25