10.3969/j.issn.1681-1070.2010.06.005
一种基于FPGA的嵌入式块SRAM的设计
文章中提出了一种应用于FPGA的嵌入式可配置双端口的块存储器.该存储器包括与其他电路的布线接口、可配置逻辑、可配置译码、高速读写电路.在编程状态下,可对所有存储单元进行清零,且编程后为两端口独立的双端存储器.当与FPGA其他逻辑块编程连接时,能实现FIFO等功能.基于2.5V电源电压、chart 0.22μm CMOS单多晶五铝工艺设计生产,流片结果表明满足最高工作频率200MHz,可实现不同位数存储器功能.
存储器、FPGA、嵌入式
10
TN702(基本电子电路)
2010-08-31(万方平台首次上网日期,不代表论文的发表时间)
共4页
15-18