一种基于FPGA的嵌入式块SRAM的设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1681-1070.2010.06.005

一种基于FPGA的嵌入式块SRAM的设计

引用
文章中提出了一种应用于FPGA的嵌入式可配置双端口的块存储器.该存储器包括与其他电路的布线接口、可配置逻辑、可配置译码、高速读写电路.在编程状态下,可对所有存储单元进行清零,且编程后为两端口独立的双端存储器.当与FPGA其他逻辑块编程连接时,能实现FIFO等功能.基于2.5V电源电压、chart 0.22μm CMOS单多晶五铝工艺设计生产,流片结果表明满足最高工作频率200MHz,可实现不同位数存储器功能.

存储器、FPGA、嵌入式

10

TN702(基本电子电路)

2010-08-31(万方平台首次上网日期,不代表论文的发表时间)

共4页

15-18

相关文献
评论
暂无封面信息
查看本期封面目录

电子与封装

1681-1070

32-1709/TN

10

2010,10(6)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn