DDS电路的低功耗设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1681-1070.2009.09.005

DDS电路的低功耗设计

引用
枝节式数字频率合成器(DDS)是现代频率合成的主要工具,具有频率分辨率高、频率转换速度高等优点.很长一段时间,DDS设计一直受限于高功耗所带来的高成本,并且应用系统的低功耗需求也使得DDS电路的低功耗设计变得日益重要.文章首先对影响CMOS集成电路功耗的各种因素进行了总结,然后结合DDS电路的实际情况,对DDS电路在设计上进行了算法级和系统级的改进来降低功耗.算法级采用了改进的CORDIC算法;系统级采用并行运算的方法来实现.流片验证了改进后的结构可以使功耗减小20%左右.

DDS、CORDIC、并行运算

9

TN305.94(半导体技术)

2009-11-27(万方平台首次上网日期,不代表论文的发表时间)

共4页

16-19

相关文献
评论
暂无封面信息
查看本期封面目录

电子与封装

1681-1070

32-1709/TN

9

2009,9(9)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn