10.3969/j.issn.1681-1070.2006.12.010
基于FPGA的异步FIFO硬件实现
使用FPGA内部资源BlockRam实现异步FIFO,因为未使用外挂FIFO,使得板卡设计结构简单并减少了硬件板卡的干扰,给硬件调试工作带来了方便,也充分体现了FPGA的优势,这种方法对设计异步FIFO的使用具有很好的借鉴意义.实验通过VERILOG编程实现异步FIFO,对程序进行了功能仿真、时序仿真,并下载到FPGA芯片中进行了硬件仿真,实验结果达到了预期的参数要求,完成了FIFO软硬件设计.
FPGA、异步FIFO、VERILOG、TS流数据
6
TP302.1(计算技术、计算机技术)
2007-01-29(万方平台首次上网日期,不代表论文的发表时间)
共3页
34-36