用于0.5μm门阵列的存储器宏单元构成方法
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1681-1070.2002.06.011

用于0.5μm门阵列的存储器宏单元构成方法

引用
@@ 1前言随着微细加工技术的进展,门阵列在高性能、高集成方面向前飞速发展着.最近发表了一些可搭载门规模为100K门以上的大规模、全面敷设型门阵(SOG).在此状况下,我们(NTT电子技术设计部、NTTLSI研究所)开发了面向通信用LSI的0.5μm250k门CMOS门阵列.

门阵列、存储器、宏单元、微细加工技术、技术设计、通信用、高性能、高集成、状况、开发、敷设、电子、搭载

2

TP3;TN9

2005-08-18(万方平台首次上网日期,不代表论文的发表时间)

共5页

43-47

相关文献
评论
暂无封面信息
查看本期封面目录

电子与封装

1681-1070

32-1709/TN

2

2002,2(6)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn