10.3969/j.issn.1674-2230.2014.05.016
模拟正交调制误差数字校正方法
模拟正交调制可有效降低对FPGA等数字器件的工作频率要求,特别适合于高等级大规模高速FPGA器件受到限制的星载设备及军用设备研制场合。但由于器件指标限制及电路的不一致性,模拟正交调制存在较大的电路误差,而通过电路设计和调试将误差减小的工程实现难度较大。提出一种数字校正方法,通过在基带信号引入2个校正因子,可有效校正模拟正交调制的电路误差,完全满足正交不平衡度小于1毅、幅度不平衡度小于0.2dB的指标需求。
正交调制、FPGA、DAC、数字预失真、QPSK
TN971.1
2014-10-20(万方平台首次上网日期,不代表论文的发表时间)
共4页
74-77