一种基于FPGA的高性能FFT处理器设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1674-2230.2005.04.010

一种基于FPGA的高性能FFT处理器设计

引用
FFT算法是高速实时信号处理的关键算法之一,在数字EW接收机中有着广泛的应用前景.本文基于Xilinx公司的Vertex-Ⅱ Pro系列FPGA,设计一种级联结构的1024点FFT处理器,采用基-4并行蝶算单元,能并行处理四路输入数据,极大地提高了FFT的处理速度.在系统时钟为100MHz时,完成1024点复数FFT运算仅需要2.56μs.

FPGA、FFT处理器、基-4蝶算单元、并行结构

20

TP391(计算技术、计算机技术)

2005-08-25(万方平台首次上网日期,不代表论文的发表时间)

共4页

44-47

相关文献
评论
暂无封面信息
查看本期封面目录

电子对抗技术

51-1694/TN

20

2005,20(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn