10.3969/j.issn.1000-8519.2020.11.028
基于RISC-Ⅴ处理器的物联网芯片设计
物联网中智能终端设备的数量不断增加会导致网络瘫痪以及反应迟钝,为解决上述问题,提出了具备智能感知和数据处理能力的智能终端核心芯片设计方案.该方案采用IP核复用的方法,以RISC-Ⅴ开源处理器核为基础,并采用人工神经网络固有的并行性实现ANN硬件加速,并根据网络规模的大小动态调整PE单元,从而实现物联网传输速度和能耗之间的平衡.实验结果表明,相对于其他的ANN执行,本方案可实现64.25倍的速度提升.
物联网、智能芯片设计、RISC-Ⅴ、人工神经网络、并行设计
2020-08-14(万方平台首次上网日期,不代表论文的发表时间)
共3页
82-84