10.3969/j.issn.1000-8519.2019.18.009
基于JESD204B的高速波形产生FMC子板设计
随着模数和数模转换芯片采样率的不断提高,其传输形式也由并行的低电压差分信号(LVDS)向高速串行接口JESD204转换,本文基于JESD204B接口协议,使用高速数模转换器(DAC)芯片AD9164,同时集成电源转换和时钟控制电路,最终形成标准的单宽度FPGA夹层卡(FMC).本子板可以集成到各种具有FMC接口的FPGA载板上,有利于模块的重构.1GHz带宽信号的测试结果显示,该子板具有高的无杂散动态范围和低的带内幅度起伏.
JESD204B、波形产生、AD9164、无杂散动态范围
2019-09-25(万方平台首次上网日期,不代表论文的发表时间)
共3页
23-24,27