10.3969/j.issn.1000-8519.2015.02.019
Ao 基于振荡采样的真随机数发生器设计与实现
基于时钟振荡采样原理,提出一种真随机数发生器结构。利用噪声源数学模型保证噪声源的可靠,利用并行输出及控制的方式确保随机数的输出速率,参考FIPS 140-2设计在线随机测试模块以避免遭受硬件篡改问题。通过测试表明,序列的产生速率可达33.5Mb/s,且具有较高的质量,可应用于密码芯片等相关领域产品中。
真随机数发生器、噪声源、FPGA、随机性测试
TP309.7(计算技术、计算机技术)
2015-02-06(万方平台首次上网日期,不代表论文的发表时间)
共3页
46-48