10.3969/j.issn.1000-8519.2011.10.008
基于AVR单片机和CPLD的姿态测试系统设计
本系统采用CPLD和AVR单片机作为逻辑控制核心,设计了姿态存储测试系统,以实现姿态信息的采集、编帧和存储。详细介绍了姿态测试系统的工作原理和硬件设计。利用AVR单片机,控制数据的写、读、擦除操作,利用CPLD的逻辑控制功能完善了存储测试系统的各个工作状态,提高了存储测试系统工作的可靠性。验证了该系统可以完成对模拟信号的高速采样和存储。结合CPLD、AVR单片机和Flash存储器的优点,实现了8通道数据的高速采集,其存储容量大、噪声小、功耗低。
姿态测试、CPLD、AVR单片机
TP202(自动化技术及设备)
2012-04-21(万方平台首次上网日期,不代表论文的发表时间)
共3页
39-41