10.3969/j.issn.1000-8519.2011.07.023
基于SOPC的大容量高速数据存储系统设计
当前的先进动态测试系统往往需要高速高精度的采集前端,如何实现对大量实时数据的高速存储成为研究热点.在此背景下本文提出一种实现大容量高速存储系统的设计方案.存储模块是由NAND Flash存储芯片组成的4X4存储阵列,以FPGA为载体的SOPC系统作为存储模块的控制核心.根据NAND Flash芯片结构特性,采用位扩展和并行总线技术,增大了存储系统容量;同时多通道流水线的数据加载方式的实现使Flash的编程时间得到了充分利用.在存储过程中,对4个子存储模块的无效块进行统一标识管理,让CPU能快速准确的定位到有效块地址值,保证存储过程的连续性.本系统能实现存储速度64MB/s,存储容量16GB.
闪速存储器、片上可编程系统、大容量高速
TP3(计算技术、计算机技术)
2011-12-16(万方平台首次上网日期,不代表论文的发表时间)
共4页
86-88,121