10.3969/j.issn.1000-8519.2010.07.012
基于FPGA的IIR数字滤波器的实现
数字信号处理在科学和工程技术许多领域中得到广泛的应用,与FIR数字滤波器相比,IIR数字滤波器可以用较低的阶数获得较高的选择性,本文采用一种基于FPGA的IIR数字滤波器的设计方案,首先分析了IIR数字滤波器的原理及设计方法,然后通过MAX+PLUS Ⅱ的设计平台,采用自顶向下的模块化设计思想将整个IIR数字滤波器分为:时序控制、延时、补码乘加和累加4个功能模块.分别对各模块采用VHDL进行描述后,进行了仿真和综合.仿真结果表明,本课题所设计的IIR数字滤波器运算速度较快,系数改变灵活,有较好的参考价值.
电子设计自动化、IIR数字滤波器、现场可编程门阵列、硬件描述语言
TN98
2010-09-03(万方平台首次上网日期,不代表论文的发表时间)
共4页
50-53