10.3969/j.issn.1000-8519.2010.07.011
一种基于先行DLMS的自适应滤波器的FPGA实现
本文阐述了自适应滤波器的基本原理,给出了先行DLMS算法的计算公式,该算法相对于DLMS而言只在系数更新计算路径上引入一个延迟,自适应滤波器仍能保持收敛,并在MATLAB平台上验证该算法在阶数小的自适应滤波器设计中的可行性.针对现今对高速数字信号处理的要求,提出了一种自适应滤波器的FPGA实现方法,在先行DLMS的基础上,加入流水线结构,采用Verilog HDL硬件描述语言编写底层代码,设计了一个两阶的自适应滤波器.最后在QuartusⅡ中进行仿真和时序分析,该设计可以显著地提高运算速率.
自适应滤波器、先行DLMS算法、流水线
TP302.1(计算技术、计算机技术)
重庆市自然科学基金CSTC 2008BB4083,2007BB4391,KJ090503
2010-09-03(万方平台首次上网日期,不代表论文的发表时间)
共5页
45-49