空间电子系统FPGA抗单粒子闩锁设计
宇宙空间中存在高能粒子.这些粒子会导致空间电子系统中FPGA发生闩锁.为了避免FPGA闩锁时发生损坏,采用2个稳压器并联供电,在FPGA完成配置后自行关断1个稳压器.由于FPGA配置期间需要大电流,所以采用2个稳压器并联供电.当配置完成后关断1个稳压器,只由1个稳压器供电.如果FPGA发生闩锁,剩下的1个稳压器将会限流,从而避免FPGA被大电流烧毁.关断电路由电阻和电容组成的延时电路控制稳压器使能端实现.实验结果表明:FPGA配置期间2个稳压器都处于输出使能状态,可以提供3.6A的电流,FPGA可以成功的配置;FPGA配置结束后,则只有1个稳压器给FPGA供电,把电流限制在0.6A,从而避免FPGA由于闩锁而损坏.该设计可以使得工业级的FPGA应用于空间电子系统中,降低系统成本.
单粒子、闩锁、FPGA、稳压器
28
TN47(微电子学、集成电路(IC))
国家自然科学基金61036012
2014-09-25(万方平台首次上网日期,不代表论文的发表时间)
共5页
865-869