基于AMBA-AHB总线多核平台的JPEG解码
随着半导体工艺技术的发展,在单一芯片上集成多个处理器核已成为可能,在高端应用需求的驱动下,片上多处理器系统(Multi-Processor System-On-a-Chip,MPSoC)为高度并行的计算和通信提供了一种可行的解决方案.本文首先描述了一种基于AMBA-AHB层次总线结构的片上多处理器系统硬件架构,然后以此为基础实现了2种并行化的JPEG解码算法.实验采用AItera Stratix II FPGA器件,整个系统运行在60 MHz的时钟频率下,与采用单个处理器实现的串行JPEG解码算法相比较,在集成了4个处理器核的MPSoC系统架构上实现的并行JPEG解码算法得到的最大加速比为2.23.
片上多处理器系统、AMBA-AHB总线、JPEG解码
23
TN402(微电子学、集成电路(IC))
国家863计划2008AA012135;国家自然科学基金90307011;广东省科技计划2006850101003
2009-05-06(万方平台首次上网日期,不代表论文的发表时间)
共6页
52-57