DS0峰值检测电路的设计与实现
峰值检测是数字存储示波器(DSO)波形显示的一种重要方式.其目的是指示出输入信号的噪声大小,由一段取样区间内检测到的信号最大值和最小值表示.传统方法是在数据读回后,用软件对数据进行搜索,然后显示峰值检测波形.这种方式会影响示波器对信号的捕获率.针对这一问题,本文设计了一个硬件电路,使峰值检测的运算与数据采集工作并行进行,从而减少了时间开销,提高了信号捕获率.
数字存储示波器、FPGA、峰值检测
18
TM13(电工基础理论)
2005-04-14(万方平台首次上网日期,不代表论文的发表时间)
共4页
656-659