基于FPGA和CPU综合控制星上时间管理系统设计
时间管理系统作为卫星中的重要组成部分,完成整星的时间管理功能.当前常见的设计方式是单一使用CPU利用软件进行管理实现,该方法具有节省硬件开销的优点,但也有因需占用CPU资源,易造成CPU资源紧张的缺点,同时由于其他任务的存在,易造成时间管理系统的响应时间受到CPU其他任务的影响而导致精度不高的缺点.基于上述分析,提出了一种基于现场可编程门阵列(FPGA)和CPU综合控制的主动与被动相结合管理方法.以FPGA作为时间管理机制实现的具体载体,CPU对时间管理系统采用的机制进行管理;充分利用了FPGA的设计效率和CPU的控制灵活性,具有很高的可靠性,集成度,灵活性和适应性.目前该方法已应用于多个航天任务,实践证明,系统性能良好,在轨工作状态稳定,具有较高的可靠性.
卫星、时间管理、现场可编程门阵列(FPGA)、CPU
43
V19(航空、航天的应用)
2020-09-04(万方平台首次上网日期,不代表论文的发表时间)
共6页
24-29