一种基于FPGA的解调电路实现
在目前的数字通信中,信号的解调技术应用十分广泛,本文提出了一种改进的DQPSK调制信号的解调原理,并利用FPGA对该解调电路进行了设计和性能测试,其中包括接收端数控振荡器、低通滤波器、环路滤波器和鉴相器的参数设计和电路设计等.利用MATLAB工具生成了仿真所需的DQPSK调制信号,以及将MATLAB作为设计低通滤波器的辅助工具.在Modelsim仿真环境下对设计的解调电路进行了验证,其中包括对调制信号在不同频率偏移和不同信噪比下性能的测试,测试验证了该设计对较大频率偏移和较低信噪比的调制信号载波的捕获速度在200μs以内,证明了该设计相对于常用的解调方法,具有更优越的抗干扰性和更好的抗频率偏移特性.
解调、DQPSK、FPGA、抗干扰、频率偏移
41
TN911
2019-04-29(万方平台首次上网日期,不代表论文的发表时间)
共5页
112-116