基于FPGA的GTX片内环回的设计与测试
随着目前信号传输速率和信号完整性的要求越来越高,信息数据的交互传输也越来越重要.GTX作为一种低功耗的吉比特收发器,配置灵活,功能强大,并与FPGA内部的其他逻辑资源紧密联系,可用于实现多种高速接口,如XAUI、PCIE等.研究利用Virtex-7系列FPGA实现了GTX的IP控制器、用户接口模块的设计,参数及测试数据的封装,并在硬件测试平台测试,最终通过VIVADO的Debug功能进行在线下载功能测试验证,实验结果表明该IP控制器下的数据在内部环路中能够进行稳定的无差错传输.
GTX、IP控制器、VIVADO、Debug、内部环路
41
TN914.3
2019-04-30(万方平台首次上网日期,不代表论文的发表时间)
共4页
128-131