10.3969/j.issn.1002-7300.2014.06.017
基于FPGA的大矩阵奇异值分解的实现
提出了一种在FPGA中实现大矩阵奇异值分解的方法.主要思想是通过有限状态机进行控制,复用流水线CORDIC计算模块.这种方法极大地节省了FPGA的面积资源,并且增加了算法求解的时间并行度.计算256阶实对称矩阵的奇异值仅占用3601个ALUT,运行时间仅为95.28 ms.
奇异值分解、FPGA、流水线、CORDIC
37
TP271+.82(自动化技术及设备)
2014-07-31(万方平台首次上网日期,不代表论文的发表时间)
共5页
68-72