基于FPGA的大矩阵奇异值分解的实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1002-7300.2014.06.017

基于FPGA的大矩阵奇异值分解的实现

引用
提出了一种在FPGA中实现大矩阵奇异值分解的方法.主要思想是通过有限状态机进行控制,复用流水线CORDIC计算模块.这种方法极大地节省了FPGA的面积资源,并且增加了算法求解的时间并行度.计算256阶实对称矩阵的奇异值仅占用3601个ALUT,运行时间仅为95.28 ms.

奇异值分解、FPGA、流水线、CORDIC

37

TP271+.82(自动化技术及设备)

2014-07-31(万方平台首次上网日期,不代表论文的发表时间)

共5页

68-72

相关文献
评论
暂无封面信息
查看本期封面目录

电子测量技术

1002-7300

11-2175/TN

37

2014,37(6)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn