10.3969/j.issn.1002-7300.2011.07.020
基于SOPC的逻辑分析IP核设计
设计了1种Avalon总线接口的逻辑分析伊核和完整的逻辑分析仪SOPC系统.该系统具备对待测信号进行电平、边沿组合触发,以及多条件顺序触发的能力,触发位置精确可调;能够实现循环存储、分段存储等功能,采样点数连续可调;集成USB2.0 ULPI接口IP核,可以实现高速数据通信;使用了Nios Ⅱ处理器,并最大限度的优化了中断响应速度.经过在Cyclone Ⅲ FPGA上实际验证,各项逻辑分析功能工作正常.
逻辑分析仪、可编程片上系统、Avalon总线
34
TP274+.2(自动化技术及设备)
2011-12-14(万方平台首次上网日期,不代表论文的发表时间)
共5页
75-79