10.3969/j.issn.1002-7300.2010.10.001
小卫星信号处理单元模拟器设计
针对小卫星仿真测试系统中对信号处理单元的模拟需求,设计并开发了一种信号处理单元模拟器,模拟真实卫星信号处理单元的工作过程和时序,在卫星仿真测试系统中代替信号处理单元和飞轮、太阳敏感器等卫星部件.以FPGA为核心,采用Verilog HDL实现与小卫星中心计算机、动力学计算机、调度计算机之间的通讯逻辑设计;采用1个DSP解算4个飞轮模型.目前模拟器已应用于小卫星测试系统中,测试结果表明模拟器工作正常,模型解算正确,满足设计要求.
小卫星、信号处理单元模拟器、FPGA、DSP
33
TP337(计算技术、计算机技术)
哈尔滨工业大学优秀青年教师培养计划资助HITQNJS.2009.028
2011-01-28(万方平台首次上网日期,不代表论文的发表时间)
共5页
1-5