10.3969/j.issn.1002-7300.2008.11.013
基于可观标准型的流水结构CRC编码器
本文研究了通用循环冗余校验(CRC)编码器的结构,分析了限制编码速度提高的关键原因.依据状态空间理论对编码器建模,经过系统的可观性分解,将反馈逻辑对应电路的关键路径限制到最多2个xor门,并采用流水线技术,优化了控制转移矩阵和状态输出矩阵对应的逻辑电路.综合结果表明,在0.18 μm工艺下,最高工作频率可达310.5 MHz,最大的吞吐量为10 Gbps.
循环冗余校验、流水线、可观标准型
31
TP915
2009-04-03(万方平台首次上网日期,不代表论文的发表时间)
共3页
44-46