10.3969/j.issn.1002-7300.2008.09.049
一种基于VHDL的乒乓操作控制法的研究
本文将乒乓操作的控制方法应用于双通道频率/数字的数据采集中,介绍了这种逻辑结构的设计.重点论述了在VHDL中,如何通过脉冲信号边沿(上升沿或下降沿)的脉冲化,信号延迟分析和初始值保持等方法来实现这种由双沿信号产生的逻辑控制信号的方法.这样就解决了在VHDL一个PROCESS过程语句中不能实现双沿判断的缺点.这种控制方法延时小,整个过程的动作衔接紧密,自动化程度较高.同时,可以通过提高采集时钟CLK的频率来进一步减小延时.本方法在QUARTERSⅱ 5.1软件中通过时序仿真,并下载到cycloneⅱ芯片中验证,完全能满足设计的要求.
VHDL、乒乓操作、初始值保持、双沿
31
TN3(半导体技术)
福建省重大专项前期研究计划资助项目2005HZ1022性
2008-12-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
170-173