10.3969/j.issn.1002-7300.2007.03.026
基于TMS320F2812和TMS320VC5409的多处理器系统及其Bootload设计
本文主要介绍了某水声阵列信号处理机的高速数据采集处理模块的设计.该模块为基于TMS320F2812和TMS320VC5409的多DSP系统,采用双端口RAM构成多处理器互连网络,实现处理器间的大数据量通信.TMS320F2812负责多通道数据采集和系统控制,TMS320VC5409对数据进行实时处理.系统的引导加载设计利用了双端口RAM和DSP各自的结构特点,解决了包含不同系列DSP的多处理器系统程序整体加载问题.
TMS320F2812、TMS320VC5409、多处理器、双端口RAM、引导加载
30
TN911.7
2007-07-30(万方平台首次上网日期,不代表论文的发表时间)
共4页
74-76,102