用CPLD实现DSP与外设芯片的速度匹配
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1002-7300.2006.04.033

用CPLD实现DSP与外设芯片的速度匹配

引用
在某些工业仪表与自动化装置中,数字信号处理器经常需要与不同速度的外设芯片进行接口.在TMS320Cxx等系列DSP芯片中提供了两种机制实现与外设芯片的速度匹配:一是利用软件设置DSP内部的等待状态控制寄存器,可插入0~7个机器等待周期;二是提供READY信号管脚,由外部电路控制可以产生任意数目的等待周期.本文应用CPLD分别采用图形输入法和VHDL语言编程产生等待信号,实现了DSP与外设芯片的速度匹配,简化了DSP访问外设时由软件产生等待的程序编写,提高了整个系统的执行速度.

速度匹配、CPLD、DSP

29

TP3(计算技术、计算机技术)

2006-10-18(万方平台首次上网日期,不代表论文的发表时间)

共3页

73-75

相关文献
评论
暂无封面信息
查看本期封面目录

电子测量技术

1002-7300

11-2175/TN

29

2006,29(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn