10.3969/j.issn.1002-7300.2004.03.005
Parks-Mclellan最优FIR数字滤波器FPGA实现
文中介绍利用现场可编程逻辑器件(FPGA)实现Parks-Mclellan最优FIR数字滤波器的方案.本方案采用Parks-Mclellan算法,利用MATLAB作为辅助设计工具,以MAXPLUS2为FPGA设计工具,用VHDL硬件描述语言对一给定指标的低通FIR数字滤波器进行了设计和实现,经MATLAB及MAXPLUS2测试仿真,验证了该设计方案可行.
FPGA VHDL FIR、数字滤波器、Parks-Mclellan最优FIR滤波器设计
TP3;E96
2006-07-31(万方平台首次上网日期,不代表论文的发表时间)
共2页
9-10