10.3969/j.issn.1001-7100.2006.06.021
基于FPGA的脉冲信号发生器的设计
介绍了一种基于FPGA的脉冲信号发生器的设计方法与电路.该仪器可以产生周期在1ms秒到1000s之间的方波信号,并且信号的占空比可以以千分之一周期的步进进行调节,输出模式可以分成连续模式和单次手动触发模式.输出脉冲f/T的精确度<0.02%,输出脉冲f/T的稳定性<±0.01%.在电路上采用了现场可编程逻辑门阵列(FPGA)来构建,不仅简化了电路,而且提高了精度,降低了功耗和成本.
FPGA、发生器、脉冲、设计
34
TN78(基本电子电路)
2007-04-09(万方平台首次上网日期,不代表论文的发表时间)
共4页
478-480,470